問題詳情

30 下圖為交換電容積分器電路(Switched-Capacitor Integrator),已知 U1為理想運算放大器,Φ1與Φ 2為不重疊的雙相時脈(Nonoverlapping Two-Phase Clock),用來控制電晶體 的開關狀態。若欲獲得反相輸出,試問 、 與C之時脈如何規劃?
(A) A =Φ 2 ; B =Φ1 ;C =Φ 2
(B) A =Φ 2 ; B =Φ 2 ;C =Φ1
(C)A =Φ1 ; B =Φ 2 ;C =Φ 2
(D) A =Φ1 ; B =Φ1 ;C =Φ 2

參考答案

答案:B
難度:困難0.245283
統計:A(8),B(13),C(9),D(8),E(0)

用户評論

【用戶】pole~zero

【年級】高二下

【評論內容】好吧 ~"~賭賭看誰的骰子大

【用戶】OZAKI

【年級】國三下

【評論內容】還是不懂

【用戶】lexmvrk

【年級】小六下

【評論內容】不懂