28.有關計算機指令集架構的敘述,下列何者正確?.(A)愈多功能強大的指令代表效能愈好(B)用組合語言寫的程式一定有較高的執行效能(C)管線化(pipelining)技術比較適合使用在精簡指令集(RI
35•針對前瞻進位加法器(Carry Look-ahead Adder)的敘述,何者錯誤?(A)每個位元有獨立的計算進位電路,不用等待前一位元的計算(B)進位電路複雜使成本提高(C)高位元與低位元的電
37.為了使兩個浮點數的指數大小的比較更為容易,IEEE754標準對指數部分採用何種編碼? (A)l’s補數(B)2’s補數(C)以一個符號位元來表示指數的正負值(D)加權碼表示法(將指數的實際值加上
38.以下位元串是以IEEE754正規化表示法表示之浮點數,其十進位值為何? (A) - 0.5 x 2128 (B) - 0.5 x 21 (C) -1.5 x 2128 (D) -1.5 x 21
40.在指令管線(Pipeline)中,每一個clock cycle有數個指令同時被執行,如果硬體不能滿足所有 執行中指令的需求,以致下個指令無法在緊接的clock cycle被執行,此種管線危障稱為
如【圖7】電路所示,【題組】41.若電晶體之參數β= 99,VCC=18V,RC=5 KΩ,Re=100 Ω且VCE=5 V,反向飽和電流可略之 不計,試求IB為何?(A)30μA (B) 26.3μ